Détails
Dans le cadre du projet Arsene du PEPR Cybersécurité, l'Inria de Rennes propose un poste d’ingénieur (avec ou sans thèse), au sein de l'équipe TARAN, en collaboration avec le Laboratoire Haute Sécurité (LHS) de Rennes et l'équipe PACAP. Le travail consistera à réaliser un démonstrateur FPGA intégrant les IP sécurisées développées dans le cadre du proet. C'est une opportunité unique de travailler sur un projet de pointe dans le domaine de la sécurité informatique et de l'architecture des processeurs et systèmes embarqués.
La mission principale sera de développer un démonstrateur FPGA (Xilinx), intégrant les IP sécurisées du projet. Le but est de constitué un System-on-Chip, autour d'un cœur à exécution dans le désordre NaxRiscV customisé dans le projet. Ce SoC devra être capable de faire tourner Linux.
La mission secondaire sera d'améliorer et faire évoluer les outils open-sources nécessaires au développement de ce SoC.
Le poste est ouvert pour 3 ans.
Pour postuler : https://jobs.inria.fr/public/classic/fr/offres/2024-08380
Organisation
Opportunités similaires
Demande
Développeur(se) de cœur RISC-V durci pour résister à l’injection de fautes
Nathalie LACAUX
Inria
France
Demande
Ingénieur(e) Génie Logiciel : Construisez la prochaine génération d’IA éthique avec CodeCommons
Nathalie LACAUX
Inria
France